简介:全球电子设计创新企业Cadence设计系统公司与集成电路晶圆代工企业中芯国际集成电路制造有限公司,近日共同宣布中芯国际已采用Cadence数字工具流程,应用于其新款SMICReferenceFlow5.1,一款为低功耗设计的完整的RTL—GDSII数字流程。Cadence流程结合了先进功能,以帮助客户为40纳米芯片设计提高功率、性能和面积。
简介:仿射变换在PCB在线检测中解决了因成像系统或板翘曲引起的误差对检测结果的影响,提高了检测系统的稳定性和可靠性。在PCB孔径孔数检查系统中,标准图像和待测图像采用基于特征点的配准,以图像上对应坐标点为特征点,建立仿射变换模型,求出两幅图像特征点之间的位置关系,实现图像间的配准。通过该算法在爱思达PCB孔径孔数检查机系统中的应用,提高了系统对成像误差和板翘曲的检查能力,实现了该种设备的重大突破。
简介:为了减少复杂设计中可能的亚稳态风险,不少公司都采用工具或人工来检查设计中存在跨时钟域的问题。传统的检查方法只能检查设计中是否做了跨时钟域的处理,却无法检查处理得是否合理,而静态Formal验证技术采用数学穷举的方法,利用断言对设计中的同步器进行快速验证,确保数据的可靠传输,有效避免了一些设计缺陷。Mentor公司的QuestaCDC和Forma1工具可以对设计进行跨时钟域的检查,并可用Formal引擎证明设计中跨时钟域同步器与其断言的一致性,可极大地提高复杂设计的验证效率和鲁棒性。