简介:频率合成器称为电子系统的"心脏",直接数字频率合成器(DDS)相对于传统的频率合成技术具有很明显的优点。然而,存在着输出频率有限、输出杂散严重的问题。用FPGA实现DDS受制于芯片本身运行速度和功耗的影响,因此,基于FPGA实现高速、低功耗的DDS具有重要的意义。主要设计了一种并行DDS结构。相位累加器采用四路并行,并在每一路采用两级流水线结构提高寻址速度。通过查找表与类似于坐标旋转数字计算(CORDIC)算法的角度旋转方法相结合实现相幅转换。最后,采用多相结构实现四路并行输出,得到约-120dB的无杂散动态范围(SFDR)的正交波形。四路并行结构相对于单路DDS,输出信号频谱带宽提高了四倍。
简介:随着SAR成像向高分辨率、大测绘带发展,ωK算法应用越来越广。Stolt插值作为ωK算法核心,运算量大同时对计算精度要求高,传统的DSP已很难满足实时处理要求,多核多DSP并行处理是一个重要发展趋势。介绍了一种基于TMS320C6678通用信号处理平台,该处理器内置8核,定点、浮点处理能力强,并以此平台论述了Stolt插值多核多DSP并行实现。程序同时采用了DMACHAIN技术来实现数据存取,降低了数据存取时间,有效地提高了系统实时性。