介绍了以89S52单片机和复杂可编程逻辑器件(CPLD)为核心的数字转速表的设计。采用CPLD来实现转速、周期、脉宽和占空比的测量计数,单片机完成测试控制、数据处理和显示输出。同时,运用等精度的设计方法,克服了基于传统测速原理转速表的测量精度随被测转速的下降而降低的缺点。实验结果表明,所设计的数字转速表性能稳定,测量精度高。
无线互联科技
2011年8期