简介:介绍了一种高速实时数据采集系统的设计。该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能同时支持单端16路和差分8路模拟信号输入,最大采样率为200kHz,12位的转换精度。描述了系统的主要组成和FPGA模块化设计的实现方法,并给出了其核心模块的时序仿真图。本文介绍了基于影像传感器MT9M111的视频采集系统。在该系统中,图像采集由具有130万像素的SoC影像传感器MT9M111完成,采集到的数据通过USB2.0接口芯片CY7C68013输送到主机,并实时显示。