简介:针对低密度校验码(LDPC)的硬判决位翻转(Bit—Flipping,BF)译码性能不佳的问题,文中在BF算法的基础上提出了一种新的判据计算方法,通过将BF算法中的判据加入迭代过程,改善了译码性能。计算机仿真结果显示,与BF算法相比,修改的IterateF-BF算法对低列重LDPC码有明显的译码改善。
简介:摘要:本论文利用 mulitisim 软件选择元器件,搭建仿真电路,对74LS147型10-4线优先编码器和 74LS138 型 3-8 线译码器进行功能性验证,并用七段显示译码管的功能实现进行验证。
简介:目前LDPC码和Turbo码广泛应用于3G和4G商用移动通信系统中,并且在无线局域网、光纤通信、水下通信、视频和图象的加密以及网络安全等方面也发挥着重要的作用.由于全球在不同地区的移动通信设备只支持一种码,这使得移动通信有一定的地域局限性并影响通信质量.因此,通过对LDPC码和Turbo码译码过程的研究与结合,实现一种高性能的LDPC/Turbo码双模译码器具有重要意义.文章回顾了目前LDPC/Turbo码双模译码器的发展情况,并针对存在的不足进行分析和总结,最后介绍LDPC码和极化码未来发展的趋势.
简介:摘 要:针对传统LTE 1/3Turbo译码性能略低,并且经典的MAP Turbo译码算法由大量的乘除运算构成,计算复杂,资源消耗大,不利于FPGA的实现的问题。为了提高译码性能且方便工程实现及应用,采用1/5码率的Turbo译码,同时在经典MAP译码算法的基础上进行了一系列简化计算。最终在xilinx公司的xc7vx690tffg1157-2型号芯片上实现。