简介:本文提出一种新型Boost软开关变换器。由于传统Boost变换器在开关过程中会产生开关损耗,将会导致整个系统的效率降低。本文提出一种由辅助开关和共振电路实现的软开关电路。通过使用软开关,使变换器的开关损耗大大降低。这种新型的软开关技术可以应用在光伏发电、功率因数补偿等方面。详细分析了这种变换器各阶段工作模态的等效电路和实现软开关的条件,并且通过MATLAB/Simulink进行仿真分析。仿真结果表明,所有的开关电路均工作于软开关状态,同时变换器的效率得到了提高。
简介:DDR3SDRAM是新一代的内存技术标准,也是目前内存市场上的主流。大量的嵌入式系统或手持设备也纷纷采用DDR3内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR3接口模块,设计一款匹配DDR3的内存控制器IP软核具有良好的应用前景。本文在研究了DDR3的JEDEC标准的基础上,设计出DDR3控制器IP软核的整体架构,并使用VerilogHDL语言完成DDR3控制器IP软核。在分析了40nmDDR3PHY测试芯片的基本性能的基础上,设计DDR3控制器IP软核的接口模块。搭建利用AXI总线对DDR3控制器IP软核发出直接激励的仿真验证平台,针对设计的具体功能进行仿真验证,并在XilinxXC5VLX330T-FF1738-2开发板上实现对DDR3存储芯片基本读/写操作控制。在EDA仿真环境下,DDR3控制器IP软核的总线利用率达到66.6%。