简介:随着晶片封装技术的不断发展,要求基板线路的精细度越来越高,50μm/50μm以下的COF(ChiponFlex)精细线路将成为未来发展的主流,但精细线路的制作一直是FPC生产上的难点,当线路在50μm/50μm以下时,成品率较低难以满足量产化的要求。本文中以公司的现有设备为基础,通过传统片式生产线,选用12μm铜箔作为基材、15μm干膜作为抗蚀层,使用玻璃菲林进行图形转移,同时通过表面处理、改变曝光、显影和蚀刻参数等,对30μm/25μm的精细线路进行研制,并通过金相切片测试仪、三次元测试仪、AOI(AutomaticOpticalInspector)等对产品进行检查。结果显示,线宽、蚀刻系数和成品率都能达到小批量生产的要求。
简介:等离子技术在印制电路领域已经广泛应用。主要应用于清洁、除胶、活化和凹蚀,其中除胶应用最广泛。文章首先在理解等离子蚀刻机理的基础上,对等离子蚀刻均匀性进行了研究,研究结果显示:影响等离子蚀刻均匀性的主要因素有边际效应、流量效应和周边气体效应,三者使等离子蚀刻呈“W型分布”。文章对“W型分布”机理进行了理论解释,并利用“W型分布”理论对等离子设备腔体的挡板及装板方式进行了优化。改善后等离子蚀刻均匀性由62.7%提升到了89.7%。文章还对等离子去钻污参数进行了研究。通过优化去钻污参数,等离子层间分离报废由23.9m^2/月降至0.49m^2/月,改善效果明显。