简介:设计了一种基于USB2.0和现场可编程门阵列(FPGA)技术的密码算法硬件实现平台。讨论了该平台系统架构、各层面划分及其解决方案,使用超高速集成电路硬件描述语言设计了端口复用先入先出阵列存储器、数据加密等功能模块,对平台功能进行了验证。
简介:设计了一个32bit分组长度、64bit密钥长度的分组密码BeeCipher。该算法基于国际数据加密算法(IDEA)和Lai-Massey结构,对IDEA算法的32bit版本的轮函数进行了改进,添加了正交置换,使得其具有可证明安全性;修改了密钥调度过程,使得目前已有的对IDEA算法的攻击都对BeeCipher无效。BeeCipher的软件和硬件实现都很简单,其速度较目前已有的大多数32bit分组长度算法要快很多,是32bit分组长度轻量级分组密码中有力的候选算法。
基于USB+FPGA技术的密码算法硬件实现平台设计
BeeCipher:一种32bit分组长度的轻量级密码算法