学科分类
/ 25
500 个结果
  • 简介:POP芯片堆叠技术,是现代电子信息产品为提高逻辑运算功能和存储空间而发展起来一种新高密度组装形式。本文主要从设备技术角度分析总结POP绷装工艺实现过程中问题与对策。重点讨论了POP组装过程中主要工序工艺参数优化方法和范围,探讨了工艺过程控制中应关注问题,这些都是确保POP芯片堆叠成功率关键。

  • 标签: POP 芯片堆叠 SMT
  • 简介:为了满足对直流电流进行检测同时实现对电流信号缩小需要,设计了一款电流检测电路,采用CSMC0.5μm120VBCD工艺。不同于传统电流检测电路,该电路直接对电流信号进行处理,输出具有较好线性度,同时对输入信号基本无影响,并且电路结构较为简单,能够较好地满足IP核应用需要。通过仿真验证以及流片、测试,证明该电路具有良好功能性。文中同时给出该电路IP数据提取过程以及后续电路。

  • 标签: DC电流检测 IP核 VERILOG-A
  • 简介:表面组装技术(SurfaceMountTechnology)是当今电子工业支柱技术。这些年来随着市场竞争日益加剧、产品投放市场时间日益缩短、生产周期越来越短、新技术不断引入,如何提高SMT系统生产效率就变得越发重要,因此基于SMT系统优化旅行商问题(TSP)就被提出来了。本文针对基于SMT系统优化旅行商问题进行了分析和研究,对SMT系统优化进行了系统分析设计,介绍了如何减少X-Y工作台运动,提出两种针对环球HSP贴片机最优路径优化算法,并基于一种方法编程实现了基本方案。最后在HSP贴片系统上使用本解决方案,大幅度提高了生产效率,证明了本解决方案优越性和高效性,同时也为用其它算法解决SMT系统优化问题提供了一种可参考思路。

  • 标签: 表面组装技术 数据准备 计算机辅助设计 旅行商问题 优化
  • 简介:使用FPGA内部资源BlockRam实现异步FIFO,因为未使用外挂FIFO,使得板卡设计结构简单并减少了硬件板卡干扰,给硬件调试工作带来了方便,也充分体现了FPGA优势,这种方法对设计异步唧使用具有很好借鉴意义。实验通过VERILOG编程实现异步FIFO,对程序进行了功能仿真、时序仿真,并下载到FPGA芯片中进行了硬件仿真,实验结果达到了预期参数要求,完成了FIFO软硬件设计。

  • 标签: FPGA 异步FIFO VERILOG TS流数据
  • 简介:首先,介绍了Docker与DevOps特点;其次,针对传统持续集成发布问题,阐述了基于Docker构建DevOps系统特点与优势;再次,描述了该系统设计总体架构、具体实现和运作流程;最后,给出了该系统应用模式.

  • 标签: 持续集成 DOCKER DevOps Kubernetes Jenkins
  • 简介:摘要伴随着科学技术发展,互联网逐步走进了人们生活,特别是对于乐于接触新鲜事物千禧一代,智慧校园APP格外受到他们关注。随着社会上新鲜事物不断更新和变化,这类APP大多数是顺应了时代潮流,针对智慧校园进行专门设计与实现应用。然而,在设计和使用过程当中难免出现各式各样问题,例如设计单一分散、使用价值低等。本文主要是针对智慧校园APP设计目标和设计措施,为智能校园APP设计与实现提出有效策略,为其它校园APP设计提供有效参照。

  • 标签: 智慧校园 校园服务APP 设计与实现
  • 简介:2003年国际电联提出“帮助全人类沟通”口号,实际向各国提出了电信普遍服务任务。在中国,城乡发展信息差距也成为政府关注热点问题之一。本文对中国电信普遍服务实施进行了全面分析并提出了相关对策。

  • 标签: 中国实现 实现电信 普遍服务
  • 简介:WDMMulticast关键问题是如何在WDM层建立组播树.本文深刻分析WDM网络上实现组播所面临难题,并指出其与传统IP组播区别.在此基础上提出了两种可行WDMMulticast方案.一种是对现有组播协议不加修改,但是需要增加一个中间层来实现WDM层组播树构建;另外一种修改现有组播路由协议,使其充分考虑到WDM层光分路能力,并设计新波长路由分配算法来建WDM层组播树.本文对这两种方案详细分析并以目前广泛使用DVMRP协议[1]为例来说明它们各自特点.

  • 标签: IP组播 Multicast 组播路由协议 WDM网络 DVMRP 组播树
  • 简介:系统阐述了宽带数字接收机设计原理及实现方法,并在其基础上重点介绍了数字信道化技术。对多项关键技术进行了论述,并给出了相应公式推导和原理框图,在电子战(EW)领域数字接收机工程设计中,具有很高应用价值。

  • 标签: 数字接收机 数字信道化 多相滤波
  • 简介:基于Altera公司可编程门阵列(FPGA),设计了一种基于并行机制高级数据链路控制(HDLC)协议控制系统。该系统采用模块组合设计方法,使系统复杂功能由各个模块组合实现,这种分块处理使得设计层次清晰且易于修改。该系统有效利用FPGA内部硬件资源,实现了并行多通道HDLC协议报文生成和解析。

  • 标签: 高级数据链路控制(HDLC) 可编程门阵列(FPGA) 循环冗余校验(CRC)
  • 简介:针对目前物联网易被攻击特点,提出一种基于FPGARijndael-ECC混合加密系统。方案采用Rijndael模块对数据进行加密,用散列函数加密算法处理数据得到数据摘要,用ECC加密算法实现对摘要签名和私钥加密,各模块采用并行执行处理方式。同时利用流水线思想对Rijndael轮单元结构进行了改进,提高了整个加密系统工作效率,完全满足了物联网对于稳定性、功耗以及处理速度要求,给数据传输安全性提供了高强度保障。

  • 标签: FPGA RIJNDAEL 椭圆曲线加密算法 数字签名
  • 简介:即时通讯软件已成为继电子邮件和Web之后第三大互联网应用;同时,作为即时通讯形式之一,网络会议型服务和即时通讯平台融合将随着技术不断成熟和进步而受到越来越多重视。基于SIP/SIMPLE协议和IP组播技术网络音频会议实现模型,描述了如何通过SIP信令交互完成对基于组播会话业务控制。该方案在提高了网络和主机资源利用率同时,借助SIP协议自身简单性和可扩展性,使得不仅实现简便,而且可以在此基础上提供更加丰富业务及控制功能。

  • 标签: SIP SIMPLE 网络会议 安全
  • 简介:文章提出了一种新基于CORDIC算法硬件电路实现方法。首先介绍CORDIC算法及其原理,然后介绍了CORDIC算法16级流水线结构硬件电路实现,最后介绍了一种新改进型实现方法,可以有效在兼顾16级流水线结构高实时性优点同时,解决CORDIC算法本身对角度范围限制问题,同时在某种意义上也降低了电路复杂度。

  • 标签: NCO CORDIC算法 16级流水线结构
  • 简介:针对军事信息系统在服务化开发中实时性需求,构建了一种高实时服务框架。该框架采用精简二进制编解码算法、异步非阻塞通信模型和高效I/O线程模型,从而不断提升分布式服务框架在实时性和并发量方面性能。设计了3级注册中心,实现了服务全局注册发现。最后,通过性能测试验证了该设计正确性和合理性。

  • 标签: 分布式 面向服务架构 实时服务 注册中心
  • 简介:布局是EDA流程中至关重要环节,布局质量好坏直接影响了其后布线过程,乃至布线完成后整个电路性能。传统FPGA布局中以CLB为最小单元,一旦打包完成,CLB中配置不再改变。实现了BLE级FPGA布局,并把布局结果转换为XDL格式文件,使用Xilinx工具验证其正确性。

  • 标签: FPGA BLE 布局
  • 简介:文章根据低功耗设计理论和方法,分别从系统级、模块级及RTL级三个层次上考虑一款SoC芯片功耗设计。在系统级采用工作模式管理方式,在模块级采用软件管理方式,RTL级采用门控方式,三种方式应用大大降低芯片了功耗。仿真分析表明,该芯片低功耗设计策略取得了预期效果,实现了较低动态功耗与很低静态功耗。该SoC采用0.18μmCMOS工艺库实现,面积为7.8mm×7.8mm,工作频率为80Mnz,平均功耗为454.268mW。

  • 标签: 低功耗 系统芯片 功耗管理 门控时钟