简介:介绍一种通用的高速前端图像采集模块。该模块主要由视频解码芯片SAA7113H和FPGA组成,图像数据通过模拟摄像机获取图像,经过SAA71113H转换成数字图像信号后,由FPGA对图像采集进行控制。在图像采集的过程中,采用状态机的方式对FPGA内部的2个RAM块进行乒乓操作来采集图像数据。编写FPGA程序,并进行相关仿真及实际调试操作。结果证明,该采集模块具有很好的可行性及稳定性。此模块不需要外部存储器,能够运用在各种图像处理系统的前端。
基于FPGA的图像采集模块设计