摘要
计数器1计数器2计数器3计数器4计数时钟延迟CLK[0|90|180|270]3.2943.5623.6403.149待测信号延迟3.9624.6654.8434.767时钟相对信号延迟0.6681.1031.2031.618延迟误差TdTd=1.618-0.668=0.950表中第一栏为从CLKDLL中出来的计数时钟到各自计数器的延迟时间,造成系统测量脉宽误差的来源主要有系统原理误差TS、时钟相移误差TP和信号延迟误差Td以及计数时钟抖晃TC,以4f的时钟频率对待测信号进行计数测量
出版日期
2019年07月06日(中国期刊网平台首次上网日期,不代表论文的发表时间)